InnovateFPGA全球創新設計大賽火熱報名中 尋基于英特爾邊緣FPGA解決方案
隨著聯網設備和數據的日益豐富,無疑將對能源、資源的使用,以及環境產生全球性的影響??沙掷m發展已成為當今世界面臨的最緊迫的問題之一,它影響著人類生活的方方面面。 今年的 Inn...
如何實現SpinalHDL 環境搭建
據說SpinalHDL相比chisel更具優勢,這讓我有了興趣,今天開始安裝搭建。平常用的linux系統的,但是Intel IDEA安裝在Ubuntu上的時候總是卡的不行,就放棄了,其實SpinalHDL可以不用IDE的運行。教學文檔...
Verilog是編程語言嗎
知乎上刷到一個問題,問性能最強的編程語言是什么?看到高贊回答到是Verilog,然后在評論區就引發了一場Verilog到底算不算編程語言的爭論,我覺得比較有意思,所以就也打算嘮嘮這個事情。...
如何追溯同一時鐘域內partial false path的來源
隨著設計復雜度和調用IP豐富度的增加,在調試時序約束的過程中,用戶常常會對除了自己設定的約束外所涉及的繁雜的時序約束感到困惑而無從下手。舉個例子,我的XDC里面并沒有指定set_fa...
深度學習視覺系統,高精密檢測系統,多相機并行檢測系統,機器人視覺系統
3月17日,2021慕尼黑上海光博會(VisionChina)在上海新國際博覽中心盛大開幕。維視智造攜最新“黑科技”產品在W1館1368號展位,為現場觀眾帶來全新智能化體驗。 VisionBank AI深度視覺應...
2021-03-19 標簽:機器人視覺系統 876
C語言編程中如何求出二叉樹后序遍歷
題目 已知二叉樹前序為 ABDFGCEH 后序序列為 BFDGACEH ,要求輸出后序遍歷為 FGDBHECA 大體思路 又先序得出根,先序的根后為左樹一部分,我們再在中序序列里找到先序的根,此處之前即為左樹(可...
運行nginx所需的最低配置
安全服務器是只允許所需數量的服務器。理想情況下,我們將通過單獨啟用其他功能來基于最小系統構建服務器。進行最少的配置也有助于調試。如果該錯誤在最小系統中不可用,則分別添加功...
小鳥科技借助Xilinx Kintex? FPGA打造高性價比4K60無損分布式解決方案
賽靈思FPGA平臺出色的性能和簡潔易用的 Vivado?開發工具,助力小鳥科技將業界領先的專業音視頻解決方案性能提升1.5倍,并提前半年推向市場。...
如何調試設計中的時鐘域交匯問題
本篇博文中的分析是根據客戶真實問題撰寫的,該客戶發現即使時序已得到滿足的情況下,硬件功能仍出現錯誤。最后發現,問題與時鐘域交匯 (Clock Domain Crossing) 有關,因此,本篇博文介紹...
FPGA新產品:帶RISC-V硬核的FPGA系統級芯片來臨
不久前,Microchip發布新聞稿介紹了其新的中等帶寬現場可編程門陣列(FPGA)和FPGA系統級芯片(SoC)器件。據其新聞稿介紹,新的FPGA和SoC產品將靜態功耗降低了一半,與同類器件相比,具有最小...
如何解決FPGA引腳與LVDS信號相連時兼容性的問題
很多工程師在使用Xilinx開發板時都注意到了一個問題,就是開發板中將LVDS的時鐘輸入(1.8V電平)連接到了VCCO=2.5V或者3.3V的Bank上,于是產生了關于FPGA引腳與LVDS(以及LVDS-33,LVDS-25)信號相連時...
邏輯層接口的IO口如何使用
上篇博文:【FPGA】SRIO IP核系統總覽以及端口介紹(一)(User Interfaces 之 I/O Port)根據數據手冊PG007,介紹到了邏輯層接口的IO口,今天想研究下,這些端口如何使用,結合實際問題來想想這個...
Verilog語言中阻塞和非阻塞賦值的不同
來源:《Verilog數字系統設計(夏宇聞)》 阻塞和非阻塞賦值的語言結構是Verilog 語言中最難理解概念之一。甚至有些很有經驗的Verilog 設計工程師也不能完全正確地理解:何時使用非阻塞賦值何...
FPGA廠商京微齊力入選北京市2021年度第三批“專精特新”中小企業
日前,北京市經濟和信息化局發布了關于對北京市2021年度第三批擬認定“專精特新”中小企業名單進行公示的通知,公示時間為7月20日至27日。 京微齊力一直專注于國產FPGA芯片的研發設計,具...
澎峰Artix 7 FPGA開發套件新品上線 奉送RISC-V Core開發實例
新款的RV開發板,已經新鮮出爐啦!這次帶來的 Perf-V1開發板 ,既可以學習 FPGA編程 ,也能學習 RISC-V?Core設計和驗證 。你不打算來試一下嗎? ? ? Perf-V開發板 ? 此款開發板使用的是? xilinx?...
基于MiniStar的FPGA串口0中斷
連載實驗5配套視頻指導手冊及源碼 鏈接: https://pan.baidu.com/s/1J2B_Gr0SNhDCtu71ZV15qQ 提取碼:7tef MiniStar板卡資料 鏈接: https://pan.baidu.com/s/1YgPDikfGBPqh7gYb-_hqQg 提取碼:4rxx 核心板和底板分離設計,僅...
淺談集成FPGA的兩種方式:eFPGA(SoC)& cFPGA(SiP)
目前流行的兩種集成方案分別是embedded FPGA(以下簡稱eFPGA集成方案)以及FPGA Chiplets(以下簡稱cFPGA集成方案)1.eFPGA集成方案eFPGA是嵌入到SoC中的FPGA IP核,可以是軟核或者是硬核,工藝節點往往需要和...
Lattice基于三星28nm FD-SOI平臺推出FPGA產品加強邊緣AI能力
Lattice基于三星28nm FD-SOI平臺推出了一系列FPGA產品,包括在嵌入式視頻方面應用比較多的CrossLink-NX,重新定義的Certus-NX,去年Q4問世的基于安全的FPGA Mach-NX,以及最新推出的CertusPro-NX,另外明年還...
FPGA與GPU計算存儲單位功耗性能
為了提升計算基礎設施的性能,并緊跟數據分析與 AI 不斷攀升的需求,眾多企業將硬件加速視為主要的解決方案。在大多數情況下,先進的可編程硬件(主要是指 GPU 和 FPGA)是加速的主要方式...
ARM匯編語言代碼節中的文字池是什么
說到文字池,首先第一個問題:什么是文字池?文字池又叫literal pool,它的本質就是ARM匯編語言代碼節中的一塊用來存放常量數據而非可執行代碼的內存塊。 那為什么要使用文字池呢?當想要...
在Vitis中把Settings信息傳遞到底層的Vivado
本篇文章來自賽靈思高級工具產品應用工程師 Hong Han. 本篇博文將繼續介紹在Vitis中把Settings信息傳遞到底層的Vivado. 對于Vivado實現階段策略的指定: --vivado.impl.strategies 舉例設置需要嘗試的實現...
FPGA中浮點運算定標實現方法
有些FPGA中是不能直接對浮點數進行操作的,只能采用定點數進行數值運算。對于FPGA而言,參與數學運算的書就是16位的整型數,但如果數學運算中出現小數怎么辦呢?要知道,FPGA對小數是無能...
編輯推薦廠商產品技術軟件/工具OS/語言
開關電源 | 步進電機 | 無線充電 | 自動駕駛 | EMC | PLC | OLED | AI |
5G | m2m | 無人駕駛 | 神經網絡 | 亞馬遜 | 深度學習 | 比特幣 | 機器視覺 |
NB-IoT | LoRa | 大疆 | 特斯拉 | tensorflow | IoT | 威馬汽車 | 寒武紀 |
Type-C | 麒麟970 | 驍龍845 | 聯發科 | 智能音箱 | ??低? | 無人機 | 黃仁勛 |
開關電源 | 步進電機 | 無線充電 | LabVIEW | EMC | PLC | OLED | 單片機 |
5G | m2m | DSP | MCU | ASIC | CPU | ROM | DRAM |
NB-IoT | LoRa | Zigbee | NFC | 藍牙 | RFID | Wi-Fi | SIGFOX |
Type-C | USB | 以太網 | 仿真器 | RISC | RAM | 寄存器 | GPU |
語音識別 | 萬用表 | CPLD | 耦合 | 電路仿真 | 電容濾波 | 保護電路 | 看門狗 |
CAN | CSI | DSI | DVI | Ethernet | HDMI | I2C | RS-485 |
SDI | nas | DMA | HomeKit | 閾值電壓 | UART | 機器學習 | TensorFlow |